ICS ثلاثي |T8111 | معالج TMR موثوق به
وصف
معالج T8111 الموثوق TMR هو مكون رئيسي في نظام Rockwell Automation الموثوق، مصمم للعمل في بيئات مقاومة للأخطاء في التطبيقات الحرجة. يعتمد على معمارية ثلاثية النمط الزائد (TMR)، ويعمل بتكوين متزامن لضمان موثوقية عالية وتوافر. يتميز المعالج بمعالجات NXP PowerQUICC® II من سلسلة ضمن ثلاث مناطق احتواء الأخطاء (FCRs) منفصلة، كل منها مزود بـ EPROM وDRAM وFlash ROM وFlash RAM. يدعم المعالجة في الوقت الحقيقي، والتفاعل مع وحدات الإدخال/الإخراج، واكتشاف أخطاء النظام.
سمات
- تحمل الأخطاء: تشغيل TMR (3-2-0)، بنية HIFT.
- استجابة سريعة للأعطال: اختبارات مخصصة للأجهزة/البرمجيات.
- معالجة الأخطاء تلقائيًا.
- مؤرخ الأخطاء المختوم بالوقت.
- الاستبدال الساخن.
- IEC 61131-3 لغات البرمجة.
- مؤشرات اللوحة الأمامية ومنفذ RS232.
- مزامنة الوقت IRIG-B.
- المنافذ التسلسلية RS422/485.
- شهادة SIL 3 (IEC 61508).
المواصفات الفنية
- مزود الطاقة: مزدوج احتياطي +24 فولت مستمر.
-
ذاكرة :
- EPROM: محمل التمهيد للوحدة النمطية.
- ذاكرة فلاش ROM: تخزين البرنامج الثابت وبرنامج التطبيق.
- DRAM: الذاكرة العاملة.
- ذاكرة فلاش: سجلات الأحداث وبيانات البرنامج المحتفظ بها.
-
الاتصالات التسلسلية :
- القناة 0: منفذ تشخيص اللوحة الأمامية (RS232).
- القناة 2: منفذ الاتصال التسلسلي 2 (RS422/485).
- القناة 3: منفذ الاتصال التسلسلي 3 (RS422/485).
- معايير IRIG-B: B002 و B122.
-
المرحلات :
- جهازان للتتابع لإشارات العطل والفشل، عادةً ما يكونان مشغّلين.
- جهات الاتصال: NO، NC، COM.
- حافلة بين الوحدات: ثلاثية للتكرار.
- نظام التشغيل: نواة في الوقت الحقيقي تدعم أنظمة موزعة مقاومة للأخطاء.
- API: واجهة تشغيل متسقة للبرمجيات الخاصة بالتطبيقات والأنظمة.
- التكوين: لا حاجة لتكوين الأجهزة؛ يستخدم ملف System.INI.
- الأمان: كلمة مرور قابلة للتكوين لاستجواب النظام.
- قسم التحديث: خريطة بروتوكول Modbus، تأخير بين المجموعات قابل للتعديل بزيادات قدرها 32 مللي ثانية.
- الأبعاد والوزن: غير محدد في المحتوى المقدم.
ICS ثلاثي |T8111 | معالج TMR موثوق به



ICS ثلاثي |T8111 | معالج TMR موثوق به
وصف
معالج T8111 الموثوق TMR هو مكون رئيسي في نظام Rockwell Automation الموثوق، مصمم للعمل في بيئات مقاومة للأخطاء في التطبيقات الحرجة. يعتمد على معمارية ثلاثية النمط الزائد (TMR)، ويعمل بتكوين متزامن لضمان موثوقية عالية وتوافر. يتميز المعالج بمعالجات NXP PowerQUICC® II من سلسلة ضمن ثلاث مناطق احتواء الأخطاء (FCRs) منفصلة، كل منها مزود بـ EPROM وDRAM وFlash ROM وFlash RAM. يدعم المعالجة في الوقت الحقيقي، والتفاعل مع وحدات الإدخال/الإخراج، واكتشاف أخطاء النظام.
سمات
- تحمل الأخطاء: تشغيل TMR (3-2-0)، بنية HIFT.
- استجابة سريعة للأعطال: اختبارات مخصصة للأجهزة/البرمجيات.
- معالجة الأخطاء تلقائيًا.
- مؤرخ الأخطاء المختوم بالوقت.
- الاستبدال الساخن.
- IEC 61131-3 لغات البرمجة.
- مؤشرات اللوحة الأمامية ومنفذ RS232.
- مزامنة الوقت IRIG-B.
- المنافذ التسلسلية RS422/485.
- شهادة SIL 3 (IEC 61508).
المواصفات الفنية
- مزود الطاقة: مزدوج احتياطي +24 فولت مستمر.
-
ذاكرة :
- EPROM: محمل التمهيد للوحدة النمطية.
- ذاكرة فلاش ROM: تخزين البرنامج الثابت وبرنامج التطبيق.
- DRAM: الذاكرة العاملة.
- ذاكرة فلاش: سجلات الأحداث وبيانات البرنامج المحتفظ بها.
-
الاتصالات التسلسلية :
- القناة 0: منفذ تشخيص اللوحة الأمامية (RS232).
- القناة 2: منفذ الاتصال التسلسلي 2 (RS422/485).
- القناة 3: منفذ الاتصال التسلسلي 3 (RS422/485).
- معايير IRIG-B: B002 و B122.
-
المرحلات :
- جهازان للتتابع لإشارات العطل والفشل، عادةً ما يكونان مشغّلين.
- جهات الاتصال: NO، NC، COM.
- حافلة بين الوحدات: ثلاثية للتكرار.
- نظام التشغيل: نواة في الوقت الحقيقي تدعم أنظمة موزعة مقاومة للأخطاء.
- API: واجهة تشغيل متسقة للبرمجيات الخاصة بالتطبيقات والأنظمة.
- التكوين: لا حاجة لتكوين الأجهزة؛ يستخدم ملف System.INI.
- الأمان: كلمة مرور قابلة للتكوين لاستجواب النظام.
- قسم التحديث: خريطة بروتوكول Modbus، تأخير بين المجموعات قابل للتعديل بزيادات قدرها 32 مللي ثانية.
- الأبعاد والوزن: غير محدد في المحتوى المقدم.